马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有帐号?快速注册
x
usb接口具有传输速度快,支持热插拔以及连接多个设备的特点,目前已经在各类计算机、消费类产品中广泛应用。) A% D' j5 Z/ \- m$ R
一、 usb接口面临电磁兼容问题0 Y& n- ? u+ I5 a' \+ _7 p4 W" G
由于usb接口其运行速率较高,容易通过usb连接线缆对外高频辐射超标,同时由于带电热插拔,容易受到瞬间电压冲击和静电干扰。因此我们在产品接口设计时,需要着重从接口滤波设计,防护设计,PCB设计、结构电缆多个方面考虑电磁兼容设计。
9 F2 @" k5 |! b, F 本文电磁兼容解决方案主要结合usb2.0接口电路特点,从产品原理图的接口电路出发,提供符合产品实际设计要求的具体的emc设计方案,从而使产品能够满足电磁兼容标准与规格要求,获得良好的emc品质,提升产品的可靠性。, g5 @: t/ T/ m9 L
二、 usb接口标准要求
( Z/ E* C- C5 b! i7 m4 l7 R a 带有usb接口的典型消费类产品,需要满足相关电磁兼容要求,与usb相关的电磁兼容项目要求如下,其他如应用在军品、汽车电子、铁路电子要求则有所不一样,具体请参考相关电磁兼容标准要求。3 `( l3 E. d3 U# v
) ?" \% F, d7 R- M4 E 三、原理图emc设计:
' M" S* @3 r% M, b3 F! a5 |2 T+ g
8 N* S# E3 S' G2 T5 O5 X- x- ~/ t1 e 四、原理图设计要点说明:
* S( ^' M/ u% j) R6 \ 4.1滤波设计要点:# @ H2 Q! \/ f: k' O- I" E
L1为共模滤波电感,用于滤除差分信号上的共模干扰;
# y! |5 u3 _1 w* C2 v. L$ ] L2为滤波磁珠,用于滤除为电源上的干扰;
" \0 E* b0 U* R# N U C3、C4为电源滤波电容,滤除电源上的干扰;; U2 D8 G9 ?$ G m
C1、C2 为预留设计,注意电容尽量小,如实际影响信号传输,可以不焊接。& y( M$ t0 h; w, h
4.2防护设计要点: z) U8 T! q6 w4 j, \
D1、D2、D3组成usb接口防护电路,能快速泄放静电干扰,避免内部电路遭受静电的干扰。
9 {4 ?* ^4 Q2 w. c C5、C6为接口地和数字地之间的跨接电容,典型取值为1000pF,耐压要求达到2KV以上。. g* p2 @6 D& W; Y4 ~. M
4.3 特殊要求:8 h5 W5 Z1 g @
4.3 R1、R2为限流电阻,差分线之间耦合会影响信号线的外在阻抗,可以用此电阻实现终端最佳匹配,使用时根据实际情况进行调整。
* Z3 ?) q" `# U4 w 4.4 器件选型要求:- z! z- t3 G) K0 P( t
L1为共模电感,共模电感阻抗选择范围为60Ω/100MHz~120Ω/100MHz,典型值选取90Ω/100MHz
. @# x2 a6 C; v* e! q+ t% N6 U L2选用磁珠,磁珠阻抗范围为100Ω/100MHz~1000Ω/100MHz,典型值选取600Ω/100MHz ;磁珠在选取时通流量应符合电路电流的要求,磁珠推荐使用电源用磁珠
( ~6 F# \) C0 d, g1 [ I C3、C4两个电容在取值时要相差100倍,典型值为1000pF、0.1uF;小电容用滤除电源上的高频干扰,大电容用于滤除电源线上的纹波干扰;1 g, v9 T. L9 L
D1、D2、D3选用TVS,TVS反向关断电压为5V。TVS管的结电容对信号传输频率有一定的影响,usb2.0的TVS结电容小于5pF;
. @4 V! R5 k9 L8 N( \- w$ F5 l C5、C6为接口地和数字地之间的跨接电容,典型取值为1000pF,耐压要求达到2KV以上。
`2 F2 W" \$ h3 L 4.5 相关电磁兼容器件选型建议清单
$ ?8 l# p0 {, N
/ D1 @' C% z5 j0 ` 五、PCB设计说明
; \% ~3 ~ `" f% E1 G5 U2 q 5.1布局设计要点/ \- \5 C. B- o! i0 Q
元器件布局要按照信号流向进行布局;/ P6 p6 p1 a% x2 D# E% G" F& G* e4 D" d
防护器件要尽可能的靠近接口放置,确保引线电感最小,以保证防护器件能正常的进行防护动作。
; \8 E7 U* I# u8 k- l2 k 应将芯片放置在离地层最近的信号层,并尽量靠近usb插座,缩短差分线走线距离。% ~8 `( ?6 N5 H. W0 \
5.2布线设计要点! I5 @$ W, C- f" ^. x, w
共模电感下方不能走其它信号线。) K7 T4 J4 V! i4 e" R
如果usb接口芯片需串联端电阻或者D线接上拉电阻时.务必将这些电阻尽可能的靠近芯片放置。
0 R) P7 l& r- X$ N% ? 将usb差分信号线布在离地层最近的信号层。8 g2 s( q5 q7 ~* Q8 N
保持usb差分线下端地层完整性,如果分割差分线下端的地层,会造成差分线阻抗的不连续性,并会增加外部噪声对差分线的影响。: [5 |" h5 ] c2 M
在usb差分线的布线过程中,应避免在差分线上放置过孔(via),过孔会造成差分线阻抗失配。
& h4 j# p% g* G! I! D' Y, m) Z 保证差分线的线间距在走线过程中的一致性,如果在走线过程中差分线的间距发生改变,会造成差分线阻抗的不连续性。7 z" l R5 x2 ]) [$ Y3 p6 j; j
在绘制差分线的过程中,使用45°弯角或圆弧弯角来代替90°弯角,并尽量在差分线周围的150 mil范围内不要走其他的信号线,特别是边沿比较陡峭的数字信号线更加要注意其走线不能影响usb差分线。 |
|
|
|
|